kommt von diesem tread und speziell von diesem bild hier.der_archivar wrote:Hey Rio...jetzt hast mich neugierig gemacht...plauder' doch mal etwas aus dem Nähkästchen...bringt das Setting was ? Viel Luft haben die DDR's auf dem Board offenbar nicht mehr bei DDR375, aber wenns noch ein paar MInuten bei SETI bringt, bin ich zu allem bereit...mein einzigr Vorsatz ist, keine der Spannungen zu erhöhen, den P4 hab ich soagr unterspannt..Rio71 wrote:
das gigabyte sieht net schlecht aus... mit dram-refresh verstellung... sehr nett.
na logo, bei mir so ca. 50 pünktchen bei sandra. (beide werte gesetzt)
und seti scaliert mit den sandrawerten.
vorraussetzung ist wie festgestellt im DDR @ Pentium4 - tread:
- 2-2-2 zu fahren (wichtig)
- dann die 5 zu fahren
wenn das alles geht, dann kannste den "refresh mode selekt" auf größten wert stellen, schrittweise. (chipsatzmäßig ist das 64µs).
ka, welche bios settings max möglich sind.
das ist die zeit, nach welcher der speicher refresht wird, quasi um die daten nicht zu vergessen.
wenn refresht wird, dann kann der speicher aber net arbeiten, sondern muss eben refreshen.
wenn der speicher nur noch alle 64µs statt 15,6µs refresht, dann werden 4 ruhepausen gespart --> effektivere auslastung.
(glücklicherweise hat der ram keine gewerkschaft )
dann ist da noch der dram idle timer auf infinite clocks zu setzen, wieder schrittweise.
wie die ram-technische funktion dazu ist, kann ich net so genau sagen.
ob's dazu in deinem bios ne option gibt...?
ich setze beide werte mittels wpcredit/wpcrset beim winstart.
beide werte stressen natürlich genauso den ram wie die anderen "scharfen" timings auch.... test test test.
die vcore zu erhöhen (sollte) net nötig werden. aber warum die vdimm net erhöhen z.b. 2,7V.
da wird nix wesentlich wärmer, aber der ddr scaliert damit prima. (und alles ist in noch spec)
(bei mir läuft DDR500 mit 2-2-2-5-infinite-64µs ; alles ne frage der vdimm )
diese einstellungen gingen in ähnlicher weise auch schon beim bx, aber umfangreicher.
beim 815er war nix, aber nu gibts wieder was zu spielen.
DRC—DRAM Controller Mode Register (Device 0)
Address Offset: 7C–7Fh
Default Value: 00000001h
Access: R/W, RO
Size: 32 bits
Bit Description
9:7
Refresh Mode Select (RMS)—R/W. This field determines at what rate refreshes will be executed.
000 = Reserved
001 = Refresh enabled. Refresh interval 15.6 µs
010 = Refresh enabled. Refresh interval 7.8 µs
011 = Refresh enabled. Refresh interval 64 µs
111 = Refresh enabled. Refresh interval 64 clocks (fast refresh mode)
Other = Reserved
DRT—DRAM Timing Register (Device 0)
Address Offset: 78–7Bh
Default Value: 00000000h
Access: Read/Write
Size: 32 bits
This register controls the timing of the DRAM controller.
Bit Description
31:18 Intel Reserved.
17:15
DRAM Idle Timer. This field determines the number of clocks the SDRAM controller will remain in
the idle state before it begins pre-charging all pages.
000 = Infinite
001 = 0
010 = 8 DRAM clocks
011 = 16 DRAM clocks
100 = 64 DRAM clocks
Others = reserved